赛灵思中国通讯第四十八期 - 聚焦面向Smarter视觉的Zynq SoC

Page 56

X T R A, X T RA

Vivado 2013.1 版本的最新 消息 Vivado ™设计套件提供了高度集成的设计环境和全新一代系统到 IC 工具,其中包括高 层次综合、解析布局布线和高级时序引擎等。这些工具能帮助开发人员提高设计集成度 以及实现生产力。

VIVADO IP 集成器:加速 IP 创建与集成 为 了 加 速 在 All Programmable FPGA 器件中创建高度集成的复杂设 计,赛灵思推出了 Vivado IP 集成器 (IPI) 早期试用版。Vivado IPI 可加速 RTL、赛灵思 IP、第三方 IP 以及 C/ C++ 综合的 IP 的集成。Vivado IPI 采 用 ARM® AXI 互 联 和 IP 封 装 的 IPXACT 元数据等业界标准,能提供 智能、结构组装正确并与赛灵思 All Programmable 解决方案协同优化的 设计方案。 IP 集成器 (IP Integrator) 建立在 Vivado 设计套件基础上,是一款具有 器件和平台意识的互动性、图形化和 可编写脚本的环境,能支持具有 IP 意 识的自动化 AXI 互联、单击 IP 子系统 生成、实时 DRC、接口变更传播以及 强大的调试功能。针对 Zynq ™ -7000 All Programmable SoC 设计,嵌入式 设计团队现在能够更快速地识别、重 用并集成软 / 硬件 IP,满足双核 ARM 处理系统和高性能 FPGA 架构的要求。 如需获取早期试用许可证,敬请联系 您所在地的销售代表。 如欲观看 IP 集成器创建 IP 子系 统 的 视 频, 敬 请 访 问:http://china. 62

赛灵思中国通讯第四十八期

xinlinx.com/cn/training/vivado/ creating-ip-subsystemswith-vivadoip-integrator.htm。

Vivado 现可支持 Zynq-7000 All Programmable SoC 器 件, 包 括 7Z030 和 7Z045(支持需要 IP 集成 器早期试用版)。Vivado 设计套件支

VIVADO 高层次综合库增强功 能 为了加速 C/C++ 系统级设计和 高 层 次 综 合 (HLS), 赛 灵 思 为 其

持 所 有 7 系 列 器 件, 而 2013.1 版 本 除此之外还可支持如下器件: ■

7VX1140T、7VX330T、

Vivado HLS 库新增了业界标准浮点

7VX415T 和 7VX980T

math.h 运算和实时视频处理等增强 功能。正在评估 Vivado HLS 的超过

量产级:Virtex®-7 7VX690T、

军用级:Kintex ™ -7Q(7K325T

350 名活跃用户和 1000 多家客户,

和 7K410T)和 Virtex-7Q

现在就可以立即访问嵌入到 OpenCV

(7V585T 和 7VX485T)

环境中的视频处理功能,实现运行在 双核 ARM 处理系统上的嵌入式视觉。 最终解决方案通过硬件加速能将现有 的 C/C++ 算法性能提升 100 倍之多。 同时,Vivado HLS 相对于 RTL 设计 输入流程而言,可将系统验证和实现 速度提高达 100 倍。 针对 Zynq-7000 All Programmable SoC 设计,设计团队现在能够 更快地开发出双核 ARM 处理系统的 C/C++ 代码,同时还能自动加速高性 能 FPGA 架构中计算密集型功能的执 行。

VIVADO 设计套件可支持的器 件

一般工程样片:Virtex-7

7VH580T 和 7VH870T Vivado 设 计 套 件 Web-PACK ™ 版 本 可 免 费 下 载, 其 可 支 持 Artix ™ -7(100T 和 200T) 和 Kintex-7(70T 和 160T)器件,以及 Zynq-7000 All Programmable SoC ( 早 期 试 用 版 Z010、Z020 和 Z030)器件。

Q: A:

VIVADO 设计套件提供哪些 不同的版本? Vivado 设计套件现已推 出 三 个 版 本:设 计 版 本 、

系统版本版和 WebPACK 版本 2013 年第二季度


Issuu converts static files into: digital portfolios, online yearbooks, online catalogs, digital photo albums and more. Sign up and create your flipbook.